Detall de l´oferta; núm. de referència:  34325_B

Característiques del lloc de treball

Denominació del lloc:

ASIC Design and Verification Engineer

Empresa:


Funcions:
Requisitos:
  • Licenciatura o Máster o Doctorado en telecomunicaciones, electrónica, informática o campos relacionados.
  • Conocimientos de sistemas FPGA y ASIC complejos.
  • Conocimientos en arquitecturas embebidas RISC-V y/o ARM.
  • Conocimientos de HDLs-Lenguajes de Descripción de Hardware (Verilog y/o VHDL)
  • Capacidad para integrar IPs de terceros y desarrollar bancos de pruebas para la verificación de diseños digitales (Verilog, SystemVerilog, UVM...).
  • Uso de softwares de control de versiones como Git o SVN.
  • Procesado de señal en software como Matlab, Python y/o C++.
  • Capacidad de análisis de algoritmos y problemas complejos para encontrar soluciones creativas e innovadoras.
  • Motivación y disposición para trabajar en equipo y afrontar grandes retos como el diseño, verificación y fabricación de un ASIC desde el principio.
  • Deseable y valorable: conocimientos en computación de alto rendimiento (HPC) y arquitecturas de bajo consumo para aparatos de consumo, de MIPI, USB 3.0, Ethernet y otros protocolos de comunicación relacionados con cámaras; de diseño HLS (síntesis de alto nivel) con Vivado, de los paradigmas de adquisición de imágenes, escaneado 3D y visión por ordenador; de librerías de código abierto: OpenCV, Open3D, Biblioteca de nubes de puntos, ...

Funciones:

  • Portar nuestros algoritmos actuales al ASIC.
  • Definición de la arquitectura hardware-software que garantice el menor consumo energético, así como la máxima velocidad y precisión en los cálculos.
  • Desarrollo del sistema hardware utilizando herramientas de desarrollo Xilinx para FPGAs.
  • Desarrollo RTL, simulación y verificación.
  • Elección del proceso digital de destino. Adaptación de la RTL al proceso ASIC elegido.
  • Desarrollo del software de control para nuestra cámara.
  • Desarrollos en C/C++ para microprocesadores embebidos (dentro de FPGAs y ASICs).
  • Desarrollo de técnicas para reducir los costes computacionales.

Desarrollará un innovador ASIC de bajo consumo para obtener mapas de profundidad de alta calidad procesando en tiempo real fotogramas de vídeo captados por nuestra apiCAM.

apiCAM es una cámara 3D de última generación que ofrece simultáneamente imágenes 2D y 3D con una sola lente a 30 fps (fotogramas por segundo), mayor en el futuro. apiCAM ya está llegando a los mercados de Imagen Médica, Robótica, Industria 4.0 y apuntando a las próximas generaciones de gafas XR, Tablets, PCs y Smartphones.

Te unirás al equipo de algoritmos de la empresa para mejorar e implementar algoritmos de profundidad e imagen de última generación de forma eficiente en FPGAs y finalmente en un ASIC. Tu equipo formará parte de un departamento de I+D con expertos en óptica física, procesamiento de imágenes, algoritmos, software y automatización industrial.

Places sol´licitades: 1
Data límit d´admissió de candidats: 25/05/2024
Localitat: Paterna
Província: Valencia
Àmbit geogràfic: Resto de España
Tipus de contracte: Duracion Determinada Tiempo Completo
Retribució bruta anual: 30.000€
Comentaris: Para participar en el proceso de selección es necesario disponer de las claves de acceso a UVocupacio, después de validarse con las claves hay que pinchar en Más información y después en Inscribirse en la oferta. En caso de duda contactar con el correo uvempleo.usuarios@uv.es